하이닉스반도체, 세계 최초 44나노 DDR3 D램 개발 (펌)

by 유로저널 posted Feb 11, 2009
?

단축키

Prev이전 문서

Next다음 문서

ESC닫기

+ - Up Down Comment Print
Extra Form
extra_vars1 701-2.jpg|||||||||||||||||||||
extra_vars2 |||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
하이닉스반도체(hynix.co.kr)는 44나노 공정 기술을 적용해 세계 최초로 1기가비트(Gb) DDR3 D램을 개발했다고 밝혔다.이 제품은 美 인텔의 규격과 호환성을 만족하는 제품으로 모듈 제품의 인증을 위한 실험도 조만간 인텔에 의해 진행될 예정이다.
이번에 개발된 44나노 공정을 적용한 1기가비트 DDR3 D램은 현재 양산중인 54나노 공정 대비 약 50% 이상 생산성이 향상된 제품으로,'3차원 트랜지스터 기술’로 누설 전류를 제어해 전력 소비를 최소화 하면서도 업계 최고 수준의 동작속도를 확보했다.이 제품이 지원하는 최대 속도는 향후 차세대 DDR3의 표준속도가 될 것으로 예상되는 2133Mbps(초당 2133Mb 데이터 처리)이며,다양한 전압을 지원하는 것이 특징이다.
44나노 공정을 적용한 DDR3 제품의 양산은 올해 3분기에 시작되며, 2010년부터는 다양한 용량의 DDR3 제품을 대규모로 양산할 계획이다.또한 DDR3 제품의 초고속 동작과 저소비 전력 특성을 강화해 대용량 메모리 모듈,모바일 D램,그래픽 D램에 확대 적용할 계획이다.
40나노급 공정은 대부분의 D램 업체들이 2010년 이후 개발을 목표로 하고 있는 차세대 D램 제조 공정 기술로, 2009년 하반기 이후 시장의 주력 제품이 될 것으로 예상되는 DDR3에 주로 적용될 것으로 전망된다. 하이닉스는 40나노급 공정으로 세계 최초로 DDR3 제품을 개발해 업계 최고 수준의 기술력을 다시 한번 확인하게 됐으며, 향후 수요가 급증할 것으로 기대되는 DDR3 시장에서 경쟁사 대비 한 세대 앞선 공정기술을 적용한 차별화된 제품으로 시장을 선도할 수 있을 것으로 기대하고 있다.
              
< 사진: 하이닉스반도체 제공 >

<전 유럽 한인대표신문 유로저널, 전 영국 한인대표신문 한인신문, eknews.net>
유로저널광고

Articles

3 4 5 6 7 8 9 10 11 12

나눔글꼴 설치 안내


이 PC에는 나눔글꼴이 설치되어 있지 않습니다.

이 사이트를 나눔글꼴로 보기 위해서는
나눔글꼴을 설치해야 합니다.

설치 취소

Designed by sketchbooks.co.kr / sketchbook5 board skin

Sketchbook5, 스케치북5

Sketchbook5, 스케치북5

Sketchbook5, 스케치북5

Sketchbook5, 스케치북5